Herconfiguratie van FPGA������s tijdens de werking (runtime) is al enige tijd technisch mogelijk. Toch gebruikt de industrie die mogelijkheid in de praktijk zeer weinig omdat het aanmaken van elke gespecialiseerde implementatie veel te veel tijd in beslag neemt. De Universiteit Gent ontwikkelde een methode om af en toe vari����rende parameters aan te passen tijdens de werking en hiervoor toch een geoptimaliseerde hardwareoplossing aan te bieden. De aanpak kan zonder veel kwaliteitsverlies vijf grootteordes sneller een nieuw ontwerp aanmaken dan de klassieke technieken.