Herconfiguratie van FPGA������s tijdens de werking (runtime) is reeds enige tijd mogelijk. Toch wordt die mogelijkheid in de praktijk zeer weinig gebruikt in de industrie. De reden hiervoor is dat de configuratiebitstroom op voorhand moet worden aangemaakt omdat het omzetten van een nieuw algoritme naar een hardware-implementatie veel ontwerptijd in beslag neemt en dus onmogelijk in ware tijd kan gebeuren. Om van een algemeen algoritme voldoende geoptimaliseerde versies voor allerlei parameterwaarden aan te bieden, moeten vele configuraties in geheugen worden bewaard. Deze worden dan ingeladen in de FPGA op het moment dat we ze nodig hebben. Dit vraagt ontzettend veel geheugen en biedt slechts een discrete set van parameterwaarden.De universiteit Gent ontwikkelde een methode om, voor bepaalde toepassingen, de parameters willekeurig aan te passen en hiervoor toch, tijdens de werking, een geoptimaliseerde hardwareoplossing aan te bieden. De methode kan, in een eerste versie, reeds 160 duizend maal sneller een nieuw ontwerp aanmaken dan een overeenkomstige VPR-implementatie zonder veel kwaliteitsverlies. Deze nieuwe ontwikkeling maakt runtime herconfiguratie plots wel mogelijk voor een brede waaier aan toepassingen. Deze voordracht legt in detail uit hoe de universiteit dit kan realiseren en wat de voordelen van deze nieuwe aanpak kunnen zijn.